SPC5634MF2MLQ80 32비트 마이크로컨트롤러 - MCU NXP 32비트 MCU, Power Arch 코어, 1.5MB 플래시, 80MHz, -40/+125degC, 자동차 등급, QFP 144
♠ 상품 설명
제품 속성 | 속성 값 |
제조업체: | NXP |
제품 카테고리: | 32 비트 마이크로컨트롤러 - MCU |
RoHS: | 세부 |
시리즈: | MPC5634M |
장착 스타일: | SMD/SMT |
패키지/케이스: | LQFP-144 |
핵심: | e200z3 |
프로그램 메모리 크기: | 1.5MB |
데이터 RAM 크기: | 94KB |
데이터 버스 폭: | 32비트 |
ADC 분해능: | 2 x 8비트/10비트/12비트 |
최대 클록 주파수: | 80MHz |
I/O 수: | 80 I/O |
공급 전압 - 최소: | 1.14V |
공급 전압 - 최대: | 1.32V |
최소 작동 온도: | - 40℃ |
최대 작동 온도: | + 150C |
자격: | AEC-Q100 |
포장: | 쟁반 |
아날로그 공급 전압: | 5.25V |
상표: | NXP반도체 |
데이터 RAM 유형: | 스램 |
입력/출력 전압: | 5.25V |
수분 민감성: | 예 |
제품: | MCU |
상품 유형: | 32 비트 마이크로컨트롤러 - MCU |
프로그램 메모리 유형: | 플래시 |
공장 팩 수량: | 60 |
하위 범주: | 마이크로컨트롤러 - MCU |
감시 타이머: | 감시 타이머 |
부품 번호 별칭: | 935311091557 |
단위 무게: | 1.319g |
♠ 32비트 마이크로컨트롤러 - MCU
이 32비트 자동차 마이크로컨트롤러는 MPC5500 제품군의 모든 기능과 고성능 90nm CMOS 기술과 결합된 많은 새로운 기능을 포함하는 시스템 온 칩(SoC) 장치 제품군으로, 기능당 비용을 크게 절감하고 성능 개량.이 자동차 컨트롤러 제품군의 비용 효율적인 고급 호스트 프로세서 코어는 Power Architecture® 기술을 기반으로 합니다.이 제품군에는 임베디드 애플리케이션에서 아키텍처의 적합성을 개선하는 향상된 기능이 포함되어 있으며 디지털 신호 처리(DSP)에 대한 추가 명령 지원을 포함하고 향상된 시간 프로세서 장치, 향상된 대기 아날로그-디지털 변환기, 컨트롤러 영역 네트워크와 같은 기술을 통합합니다. 향상된 모듈식 입력-출력 시스템 - 오늘날의 로우엔드 파워트레인 애플리케이션에 중요합니다.이 장치 제품군은 Freescale의 MPC5500 제품군과 완벽하게 호환되는 확장 제품입니다.이 장치에는 최대 94KB의 온칩 SRAM과 최대 1.5MB의 내부 플래시 메모리로 구성된 단일 수준의 메모리 계층 구조가 있습니다.이 장치에는 '교정'을 위한 외부 버스 인터페이스(EBI)도 있습니다.이 외부 버스 인터페이스는 MPC5xx 및 MPC55xx 제품군과 함께 사용되는 대부분의 표준 메모리를 지원하도록 설계되었습니다.
• 작동 매개변수
— 완전 정적 작동, 0MHz~80MHz(2% 주파수 변조 추가 – 82MHz)
— -40℃ ~ 150℃ 접합 온도 작동 범위
— 저전력 설계
– 400mW 미만의 전력 손실(공칭)
– 코어 및 주변 장치의 동적 전원 관리용으로 설계
– 주변 장치의 소프트웨어 제어 클록 게이팅
– 모든 클럭이 정지된 저전력 정지 모드
— 90nm 공정으로 제작
— 1.2V 내부 로직
— 코어에 3.3V 및 1.2V를 제공하는 내부 조정기가 있는 5.0V -10%/+5%(4.5V ~ 5.25V)의 단일 전원 공급 장치
— 5.0V -10%/+5%(4.5V ~ 5.25V) 범위의 입력 및 출력 핀
– 35%/65% VDDE CMOS 스위치 레벨(히스테리시스 포함)
– 선택 가능한 히스테리시스
– 선택 가능한 슬루율 제어
— 3.3V 전원으로 구동되는 Nexus 핀
— EMI 감소 기술로 설계
– 위상 고정 루프
– 시스템 클록 주파수의 주파수 변조
– 온칩 바이패스 커패시턴스
– 선택 가능한 슬루율 및 드라이브 강도
• 고성능 e200z335 코어 프로세서
— 32비트 Power Architecture Book E 프로그래머 모델
— 가변 길이 인코딩 향상
– Power Architecture 명령어 세트를 혼합된 16비트 및 32비트 명령어로 선택적으로 인코딩할 수 있습니다.
– 코드 크기가 작아짐
— 단권, 32비트 Power Architecture 기술 호환 CPU
— 순차적 실행 및 은퇴
— 정확한 예외 처리
— 분기 처리 장치
– 전용 분기 주소 계산 가산기
– Branch Lookahead Instruction Buffer를 이용한 분기 가속
— 로드/스토어 유닛
– 1주기 로드 대기 시간
– 완전 파이프라인
– Big 및 Little Endian 지원
– 잘못 정렬된 액세스 지원
– 로드 투 사용 파이프라인 거품 제로
— 32개의 64비트 범용 레지스터(GPR)
— 16개 항목 완전 연관 번역 TLB(look-aside buffer)가 있는 메모리 관리 장치(MMU)
— 별도의 명령어 버스와 로드/저장 버스
— 벡터화된 인터럽트 지원
— 인터럽트 대기 시간 < 120ns @ 80MHz(인터럽트 요청에서 인터럽트 예외 처리기의 첫 번째 명령 실행까지 측정됨)