SPC5634MF2MLQ80 32비트 마이크로컨트롤러 - MCU NXP 32비트 MCU, Power Arch 코어, 1.5MB 플래시, 80MHz, -40/+125°C, 자동차 등급, QFP 144
♠ 제품 설명
제품 속성 | 속성 값 |
제조사: | NXP |
제품 카테고리: | 32비트 마이크로컨트롤러 - MCU |
RoHS: | 세부 |
시리즈: | MPC5634M |
장착 스타일: | SMD/SMT |
패키지/케이스: | LQFP-144 |
핵심: | e200z3 |
프로그램 메모리 크기: | 1.5MB |
데이터 RAM 크기: | 94킬로바이트 |
데이터 버스 폭: | 32비트 |
ADC 해상도: | 2 x 8비트/10비트/12비트 |
최대 클록 주파수: | 80MHz |
I/O 수: | 80개의 입출력 |
공급 전압 - 최소: | 1.14V |
공급 전압 - 최대: | 1.32V |
최소 작동 온도: | - 40도 |
최대 작동 온도: | + 150도 |
자격: | AEC-Q100 |
포장: | 쟁반 |
아날로그 공급 전압: | 5.25V |
상표: | NXP 반도체 |
데이터 RAM 유형: | 스램 |
I/O 전압: | 5.25V |
습기에 민감함: | 예 |
제품: | MCU |
제품 유형: | 32비트 마이크로컨트롤러 - MCU |
프로그램 메모리 유형: | 플래시 |
공장 포장 수량: | 60 |
하위 카테고리: | 마이크로컨트롤러 - MCU |
감시 타이머: | 워치독 타이머 |
부품 번호 별칭: | 935311091557 |
단위 무게: | 1.319g |
♠ 32비트 마이크로컨트롤러 - MCU
이 32비트 자동차용 마이크로컨트롤러는 MPC5500 제품군의 모든 기능과 고성능 90nm CMOS 기술을 결합한 여러 새로운 기능을 포함하는 시스템온칩(SoC) 디바이스 제품군으로, 기능당 비용을 대폭 절감하고 성능을 크게 향상시킵니다. 이 자동차용 컨트롤러 제품군의 첨단 비용 효율적인 호스트 프로세서 코어는 Power Architecture® 기술을 기반으로 합니다. 이 제품군은 임베디드 애플리케이션에서 아키텍처의 적합성을 개선하는 향상된 기능을 포함하고 있으며, 디지털 신호 처리(DSP)를 위한 추가 명령어 지원을 포함하고, 향상된 타임 프로세서 유닛(TPU), 향상된 큐드 아날로그-디지털 컨버터(QDC), 컨트롤러 영역 네트워크(CAN), 향상된 모듈식 입출력 시스템(IMSU)과 같은 오늘날의 저사양 파워트레인 애플리케이션에 중요한 기술들을 통합합니다. 이 디바이스 제품군은 프리스케일 MPC5500 제품군과 완벽하게 호환되는 확장 제품입니다. 이 디바이스는 최대 94KB 온칩 SRAM과 최대 1.5MB의 내부 플래시 메모리로 구성된 단일 레벨의 메모리 계층 구조를 가지고 있습니다. 또한 '교정'을 위한 외부 버스 인터페이스(EBI)를 갖추고 있습니다. 이 외부 버스 인터페이스는 MPC5xx 및 MPC55xx 제품군에서 사용되는 대부분의 표준 메모리를 지원하도록 설계되었습니다.
• 작동 매개변수
— 완전 정적 작동, 0MHz~80MHz(2% 주파수 변조 추가 - 82MHz)
— –40℃ ~ 150℃ 접합 온도 작동 범위
— 저전력 설계
– 400mW 미만의 전력 소모(공칭)
– 코어 및 주변 장치의 동적 전원 관리를 위해 설계되었습니다.
– 주변 장치의 소프트웨어 제어 클록 게이팅
– 모든 시계가 정지된 저전력 정지 모드
— 90nm 공정으로 제작
— 1.2V 내부 논리
— 내부 레귤레이터를 탑재하여 코어에 3.3V 및 1.2V를 제공하는 5.0V -10%/+5%(4.5V~5.25V)의 단일 전원 공급 장치
— 5.0V -10%/+5%(4.5V~5.25V) 범위의 입력 및 출력 핀
– 35%/65% VDDE CMOS 스위치 레벨(히스테리시스 포함)
– 선택 가능한 히스테리시스
– 선택 가능한 슬루율 제어
— 3.3V 전원으로 구동되는 Nexus 핀
— EMI 감소 기술로 설계됨
– 위상 잠금 루프
– 시스템 클록 주파수의 주파수 변조
– 온칩 바이패스 커패시턴스
– 선택 가능한 슬루율 및 구동 강도
• 고성능 e200z335 코어 프로세서
— 32비트 Power Architecture Book E 프로그래머 모델
— 가변 길이 인코딩 향상
– Power Architecture 명령어 집합을 선택적으로 16비트 및 32비트 명령어 혼합으로 인코딩할 수 있습니다.
– 더 작은 코드 크기 생성
— 단일 이슈, 32비트 Power Architecture 기술 호환 CPU
— 주문형 실행 및 퇴직
— 정확한 예외 처리
— 지점 처리 장치
– 전용 지점 주소 계산 가산기
– Branch Lookahead Instruction Buffer를 사용한 분기 가속
— 적재/저장 장치
– 1주기 로드 지연
– 완전 파이프라인화
– Big 및 Little Endian 지원
– 정렬되지 않은 액세스 지원
– 부하-사용 파이프라인 버블 없음
— 32개의 64비트 범용 레지스터(GPR)
— 16개 항목의 완전 연관 변환 룩어사이드 버퍼(TLB)를 갖춘 메모리 관리 장치(MMU)
— 별도의 명령 버스와 로드/저장 버스
— 벡터 인터럽트 지원
— 인터럽트 대기 시간 < 120 ns @ 80 MHz(인터럽트 요청부터 인터럽트 예외 핸들러의 첫 번째 명령어 실행까지 측정)